Методы оптимизации энергопотребления в микроэлектронных системах (12.10.2009)

Автор: Ковалев Андрей Владимирович

Ковалев А.В. Логические элементы для деформируемых субблоков заказных СБИС // Труды VI Международной НТК «Актуальные проблемы твердотельной электроники и микроэлектроники» (ПЭМ-99). – Дивноморское, 1999. с. 151

Ковалев А.В. Метод быстрой экстракции паразитных емкостей топологии интегральных схем // Труды VII международной НТК «Актуальные проблемы твердотельной электроники и микроэлектроники» (ПЭМ-2000). – Дивноморское, 2000. Ч.2. – с. 84-85.

Ковалев А.В. Описание положения блоков СБИС древовидной структурой // Тезисы докладов V Всероссийской НТК «Техническая кибернетика, радиоэлектроника и системы управления» (КРЭС-2000). - Таганрог: ТРТУ, 2000. - с. 228.

Ковалев А.В. Структура представления данных о размещении блоков СБИС // Электроника и информатика ( XXI век. Третья Международная НТК: Тезисы докладов. ( М.: МИЭТ, 2000. – 230 с.

Ковалев А.В., Коноплев Б.Г. Генетический алгоритм размещения разногабаритных блоков СБИС // Перспективные информационные технологии и интеллектуальные системы. ( Таганрог: ТРТУ, 2001, № 5. с. 71–87.

Ковалев А.В. Подсистема многоуровневой канальной трассировки микроэлектронных компонентов интегральных схем // Всероссийская НТК «Электроника»: Тезисы докладов. – М.: МИЭТ, 2001. - с. 86 -87.

Ковалев А.В., Коноплев Б.Г. Методика размещения блоков СБИС на основе генетической эволюции // Труды международного конгресса «Искусственный интеллект в XXI веке» (ICAI’2001). ( М.: Изд-во Физико-математической литературы, 2001. с.695(704.

Ковалев А.В., Коноплев Б.Г. Представление положения разногабаритных блоков СБИС направленным графом // Труды международных конференций «Искусственные интеллектуальные системы» (IEEE AIS'02) и "Интеллектуальные САПР" (CAD-2002). Научное издание. - М.: Изд-во Физико-математической литературы, 2002. с.308-314.

Ковалев А.В. Метод формирования триггерных кластеров СБИС // Электроника и информатика – 2002. Труды IV Международной НТК. Ч. 1. – М.: МИЭТ, 2002. - с. 341-343.

Konoplev B.G., Ryndin E.A., Kovalev A.V. An Embedded Static RAM Generator Based on a Parameterized Library // Proceedings of International Conference On ASIC (ASICON 2003), Beijing, China, Oct. 21-24, 2003. – 140 -147 pp.

Ковалев А.В. Метод распределения цепей синхронизации компонентов микроэлектронных систем // «Электроника». Вторая Всероссийская НТК. – М.: МИЭТ, 2003. – с. 247-248.

Ковалев А.В., Козловский А.Е. Алгоритм трансляции топологических файлов из формата CIF в формат SOURCE // «Электроника». Вторая Всероссийская НТК. – М.: МИЭТ, 2003. – с. 212-213.

Ковалев А.В. Разработка метода построения VHDL-описаний СФ-блоков для повторного использования в системах обработки изображений на основе описаний на языке SystemC // Труды IX международной НТК «Актуальные проблемы твердотельной электроники и микроэлектроники» (ПЭМ-2004). – Дивноморское, 2004. Ч.2. – с. 43-46.

Ковалев А.В., Кальсков В.В. Средства моделирования квантовых алгоритмов // Труды Х Международной НК и школы-семинара «Актуальные проблемы твердотельной электроники и микроэлектроники» (ПЭМ-06). – Таганрог, часть 2, 2006. – с. 35-36.

Ковалев А.В. IP-блок декодирования сверточных турбокодов // Труды Х Международной НК и школы-семинара «Актуальные проблемы твердотельной электроники и микроэлектроники» (ПЭМ-06). – Таганрог, часть 2, 2006. – с. 143-146.

Ковалев А.В., Зыонг М.З. Аппаратное самотестирование компонентов RISC-процессора // Труды Х Международной НК и школы-семинара «Актуальные проблемы твердотельной электроники и микроэлектроники» (ПЭМ-06). – Таганрог, часть 2, 2006. – с. 146-149.

Ковалев А.В., Коноплев Б.Г. Комплект СФ-блоков для систем обработки и передачи видеоизображений // Проблемы разработки перспективных микроэлектронных систем – 2006 (МЭС-06). Сборник научных трудов / под общ.ред. А.Л. Стемпковского. – М.: ИППМ РАН, 2006. – с. 353-356.

Ковалев А.В., Будяков А.В. Встраиваемый блок криптозащиты с интерфейсом AMBA AHB // Проблемы разработки перспективных микроэлектронных систем – 2006 (МЭС-06). Сборник научных трудов / под общ.ред. А.Л. Стемпковского. – М.: ИППМ РАН, 2006. – с. 357-360.

Ковалев А.В. Метод синтеза энергосберегающих функциональных асинхронных блоков систем-на-кристалле // Автоматизация проектирования дискретных систем (Computer-Aided design of Discrete Devices – CAD DD’07): Материалы Шестой международной конференции, 14-15 ноября 2007 г., Минск. Т.1. – Минск: ОИПИ НАН Беларуси, 2007. С. 137-142.

Свидетельства об официальной регистрации программ для ЭВМ.

Итенберг И.И., Ковалев А.В., Коноплев Б.Г. и др. Свидетельство №2003612336 от 14.10.2003 г.

Коноплев Б.Г., Ковалев А.В., Рындин Е.А. Свидетельство №2004611653 от 12.07.2004 г.

Личный вклад диссертанта в работы, опубликованные в соавторстве, состоит в том, что основные задачи, составляющие содержание диссертации, были поставлены им самостоятельно и доведены до практического решения. В частности:

в [2] ( разработан маршрут и алгоритмы проектирования асинхронных СБИС с использованием автоматической конвертации проектов;

в [4, 5] ( предложен и исследован метод построения квантовых вычислительных устройств;

в [9] ( разработан метод, алгоритмы и программные средства топологического синтеза блоков статического ОЗУ с малым энергопотреблением;

в [12] ( предложен метод топологического синтеза СБИС с малым энергопотреблением;

в [14-20, 25, 27, 28, 30, 32, 34, 36, 37, 38] ( разработаны СФ-блоки для систем обработки и криптозащиты цифровых сигналов, алгоритм и программное обеспечение для проектирования заказных СБИС, алгоритм и программное обеспечение для генерации топологии фрагментов СБИС, алгоритм размещения фрагментов микросхемы для кремниевого компилятора, методология синтеза топологии заказных БИС на основе фрагментов с «плавающими контактами», Логические элементы для заказных быстродействующих матричных СБИС, генетический алгоритм размещения разногабаритных блоков СБИС, методика размещения блоков СБИС на основе генетической эволюции, представление положения разногабаритных блоков СБИС направленным графом, алгоритм трансляции топологических файлов из формата CIF в формат SOURCE, средства моделирования квантовых алгоритмов, метод аппаратного самотестирования компонентов RISC-процессора, проект встраиваемого блока криптозащиты с интерфейсом AMBA AHB.

в [40,41] ( разработаны алгоритмы и исходные коды.

Таганрог.

Типография ТТИ ЮФУ. 2009 г.

Зак. № ___. Тираж 150 экз.


загрузка...